# Programarea structurilor hardware reprogramabile prin descrieri cu specificații secvențiale

### L SCOPUL LUCRĂRII

În această lucrare sunt prezentate implementări cu descrieri secvențiale ale modulelor digitale ce conțin logică sincronă sau asincronă. Sunt realizate mai multe exemple în care sunt cuprinse o parte din specificațiile secvențiale ce vor fi sintetizate și implementate pe sistemul reconfigurabil din cadrul laboratorului. În final sunt propuse probleme din aceeași categorie în vederea implementării.

## II. INTRODUCERE TEORETICĂ

## 1.1. Semnalele şi variabilele în domeniul secvențial

Transportul datelor în VHDL poate fi realizat prin semnale sau prin variabile. În timp ce semnalele pot fi declarate în domeniul concurent, variabilele pot fi declarate numai în domeniul secvențial. Semnalul poate fi utilizat global, în domeniile concurente și secvențiale, iar variabila este numai locală domeniului secvențial. Domeniul secvențial poate fi descris prin procese, funcții, respectiv proceduri.

Un proces definește o listă de specificații secvențiale prin care se descrie comportamental o anumită structură dintr-un modul digital. Într-un proces, dacă nu este necesară utilizarea unui semnal, se poate utiliza o variabilă. Semnalul nu poate fi declarat într-un proces. Valoarea unui semnal este afectată numai la ieșirea din proces de ultima atribuire, chiar dacă asupra lui s-au făcut alte atribuiri în timpul procesului.

Declarația unei variabile se poate face prin utilizarea următoarei sintaxe: **variable** nume variabilă : tip;

variable nume variabilă : tip := valoare inițială;

Atribuirea unei variabile se realizează după sintaxa: variable name := expression ;

## 1.2. Introducerea unui proces

Specificațiile secvențiale pot fi introduse prin intermediul clauzei "PROCESS". Procesele sunt activate printr-o listă de senzitivități. Dacă lista de senzitivități lipsește, activarea procesului se realizează prin specificația WAIT.

De menționat faptul că procesele conțin descrieri secvențiale, dar între ele sunt concurente.

#### Sintaxă:

```
[eticheta:] PROCESS (lista de senzitivitati)
        [VARIABILE nume: tip [dimensiune] [:= valoare_initiala;]]
BEGIN
        (cod secvential)
END PROCESS [eticheta];
```

Între clauzele **process** și **begin** se găsește zona declarativă în care pot fi declarate variabile, tipuri, subprograme, atribute, etc. Zona de descriere secvențială este definită între clauzele **begin** și **end**.

## 1. 3. Specificații secvențiale

## Specificația IF

Specificația IF este utilizată în structuri condiționale și are următoarea sintaxă:

```
IF conditie THEN specificatii_secventiale;
ELSIF conditie THEN specificatii_secventiale;
.....
ELSE specificatii_secventiale;
END IF:
```

Datorită influenței puternice a mediilor de programare software (de exemplu C++, PASCAL, etc.), tendința programatorilor este de a utiliza structurile condiționale în descrierea comportamentului unui modul digital, fără a mai face recurs la descrierile de tip flux de date prin ecuații booleene sau alte specificații care ocupă o arie hardware mult mai mică. Totuși, utilizarea specificațiie IF nu afectează, în principiu, structura hardware foarte mult. Explicația este dată de faptul că în procesul de sinteză se produce o optimizare a ecuațiilor logice și evitându-se astfel mărirea complexității hardware nejustificate. Totuși, este indicat ca imbricarea specificațiilor IF să nu se facă pe prea multe nivele.

IF este o specificație secvențială care nu poate fi utilizată în zona concurentă a unei arhitecturi și este diferită de specificația IF GENERATE din domeniul concurent.

```
Exemplu de utilizare a unei structuri condiționale IF

IF (reset = '1') THEN data_out <= (others => ,1')

ELSIF (clk='1' AND clk'event) THEN data_out <= data_in;

ELSE data_out <= (others => ,Z');

END IF;
```

În exemplul de mai sus dacă semnalul **RESET** este activ în 1 logic, semnalul de ieșire va pune toate liniile acestuia în 1 logic. Dacă semnalul **RESET** nu este activ și a avut loc un eveniment pe frontul pozitiv al semnalului **CLK**, semnalul de ieșire primește valorile semnalului de intrare. În caz contrar semnalul de iesire este trecut în starea de înaltă impedantă.

## Specificația WAIT

Specificația **WAIT** este utilizată în cazurile în care procesul nu are o listă de senzitivități. Specificația poate fi utilizată sub trei forme, după cum se prezintă în sintaxele următoare:

```
WAIT UNTIL conditie_semnal WAIT ON semnal1 [, semnal2, ...]; WAIT FOR time;
```

Prima sintaxă este utilizată în general pentru modelele digitale sincrone, fiind mai puțin folosită la cele asincrone. Acest lucru se datorează faptului că prin specificația WAIT UNTIL este introdusă o condiție asupra unui semnal de care nu se poate trece până când condiția respectivă nu este îndeplinită.

Cea de-a doua sintaxă este utilizată atunci când sunt monitorizate mai multe semnale. Procesul devine activ numai când unul din semnalele aflate în lista specificației WAIT ON își schimbă starea.

În final, ultima specificație WAIT FOR este introdusă numai pentru simularea modulelor digitale în fișierele test. Această specificație nu este sintetizabilă.

```
De exemplu: WAIT FOR 100ns
```

Specificațiile WAIT sunt plasate imediat după BEGIN în cadrul unui proces.

### Specificația CASE

Specificația CASE este utilizată pentru selectarea unei alternative în funcție de valoarea unei expresii.

```
CASE identificator IS
WHEN value => atribuire;
WHEN value => atribuire;
```

## WHEN OTHERS => atribuire; END CASE;

Specificația CASE evaluează o expresie și selectează una din alternative în concordanță cu valoarea acesteia. Expresia de evaluare poate fi de natură discretă (numere întregi) sau șir de caractere. CASE conține o listă de alternative care încep cu specificația WHEN. Este urmată de valoarea corespunzătoare alternativei respective și de specificațiile secvențiale care trebuie executate în cazul în care este aceasta este aleasă.

Clauza OTHERS este folosită atunci când sunt luate în considerare și alte valori ale identificatorului ce nu sunt prevăzute în alternativele cuprinse în WHEN.

## Specificația LOOP

Specificația LOOP este utilizată pentru repetarea unor secvențe de cod VHDL, după o anumită condiție WHILE/LOOP sau repetitiv cu specificația FOR/LOOP.

FOR/LOOP – bucla este repetată de un număr de ori predefinit care nu se mai poate schimba după intrarea în aceasta.

[eticheta:] FOR identificator IN interval LOOP (specificatii secventiale)
END LOOP [eticheta:];

WHILE-LOOP – bucla este repetată până când nu mai este îndeplinită condiția.

[eticheta:] WHILE conditie LOOP (specificatii secventiale) END LOOP [eticheta:];

EXIT – este utilizată pentru terminarea forțată a unei bucle.

[eticheta:] EXIT [eticheta] [WHEN conditie];

NEXT – este folosită pentru omiterea unui pas într-o buclă.

[eticheta:] **NEXT** [eticheta bucla] [**WHEN** conditie];

## III. APLICAȚII

**a)** Folosind limbajul VHDL, să se realizeze un numărător BCD către înainte având porturile de intrare/ieșire precizate în figura de mai jos:



### **Solutie**

Modulul digital conține doar un semnal de intrare **clk** și la ieșire un semnal pe patru biți denumit **data out**. Exemplul realizat utilizează specificația **IF THEN**.

```
library IEEE;
use IEEE.STD LOGIC 1164.all;
use IEEE.STD_LOGIC_UNSIGNED.all;
entity numarator is
       port(
              clk: in STD_LOGIC;
              data_out : out STD_LOGIC_VECTOR(3 downto 0)
end numarator;
architecture numarator of numarator is
begin
       PROCESS (clk)
              VARIABLE temp_num: STD_LOGIC_VECTOR(3 downto
0):="0000";
       BEGIN
              IF (clk'event AND clk='1')THEN
                     temp_num:=temp_num+1;
                     IF (temp_num="1010") THEN
                            temp_num:=(OTHERS => '0');
                     END IF;
              END IF;
              data_out<=temp_num;
       END PROCESS;
end numarator;
```

Descrierea numărătorului este de tip comportamental prin specificații secvențiale în cadrul unui proces. Procesul este activat numai la apariția unui eveniment pe frontul pozitiv al semnalului **clk**, fiind plasat în lista de senzitivități a acestuia. În zona declarativă a procesului este introdusă variabila **temp\_num**, cu valoarea inițială 0 și ce contorizează stările la numărare. Numărarea se efectuează pe frontul crescător a semnalului de ceas prin linia de cod:

```
IF (clk'event AND clk='1')THEN
```

Menţinerea în domeniul zecimal a valorii variabilei **temp\_num** (în gama de la 0 la 9) se obține prin linia de cod:

```
IF (temp_num="1010") THEN
```

Cum semnalele se pot actualiza numai la ieșirea din proces, atribuirea semnalului de ieșire **data\_out** cu variabila **temp\_num** s-a făcut la sfârșitul procesului.

**b)** Folosind limbajul VHDL, să se realizeze un registru de deplasare în inel pe 8 biți, de la dreapta la stânga, acționat pe frontul pozitiv al semnalului de ceas **clk**. Valoarea inițială a registrului este "00000001". La fiecare impuls de ceas deplasarea se face cu un bit, iar bitul cel mai puțin semnificativ rămâne în starea 0 logic.



### Solutie

Programul VHDL este următorul:

```
PROCESS
```

```
VARIABLE temporar:STD_LOGIC_VECTOR(7 downto 0):="00000001";
BEGIN
```

Procesul nu prezintă o listă de senzitivități datorită utilizării specificației WAIT UNTIL. Respectiva specificație nu permite intrarea în proces dacă nu a fost îndeplinită condiția de activare (clk'event AND clk='1'). Variabila **temporar** este deplasată la stânga cu un bit de fiecare dată când este activat procesul. La ieșirea din proces, semnalul **data\_out** primește valoarea curentă a variabilei **temporar**.

În zona declarativă a procesului, variabila **temporar** este inițializată cu valoarea "0000001".

c) Folosind limbajul VHDL să se realizeze un numărător zecimal cu afișare pe un digit de tip display cu 7 segmente. Numărarea se va face pe frontul pozitiv al semnalului de ceas aplicat, de la 0 la 9.

## **Solutie**

Un display cu 7 segmente este format din leduri ordonate ca în figura de mai jos. Tabela de adevăr pentru translația din codul binar în cod corespunzător celor 7 segmente este următoarea:



|  | nr. binar | cod 7 segmente |  |  |  |
|--|-----------|----------------|--|--|--|
|  |           | gfedcba        |  |  |  |
|  | 0000      | 0111111        |  |  |  |
|  | 0001      | 0000110        |  |  |  |
|  | 0010      | 1011011        |  |  |  |
|  | 0011      | 1001111        |  |  |  |
|  | 0100      | 1100100        |  |  |  |
|  | 0101      | 1101101        |  |  |  |
|  | 0110      | 1111101        |  |  |  |
|  | 0111      | 0000111        |  |  |  |
|  | 1000      | 1111111        |  |  |  |
|  | 1001      | 1101111        |  |  |  |
|  |           |                |  |  |  |

Corespondența dintre liniile circuitului fpga și semnalele ce acționează cele 7 segmente este următoarea:

| $D_7$ | $D_6$ | $D_5$ | $D_5$ | $\mathbf{D}_3$ | $D_2$ | $D_1$ | $\mathbf{D}_0$ |
|-------|-------|-------|-------|----------------|-------|-------|----------------|
| _     | g     | f     | е     | d              | С     | b     | a              |

Ledurile se aprind atunci când pe liniile de comandă ale display-ului pe 7 segmente se generează valoarea "1" logic.

Soluția prezentată exemplifică utilizarea specificației CASE. Entitatea corespunzătoare structurii descrise are următoarea configuratie.



Descrierea comportamentală a numărătorului se realizează prin două procese. În primul proces, numărătorul zecimal este descris printr-o logică secvențială. Al doilea proces descrie decodorul binar - 7 segmente, în mod secvențial, printr-o logică combinațională care respectă tabela de adevăr prezentată anterior.

Programul VHDL este următorul:

```
IF (clk'event AND clk='1')THEN
                     temp num:=temp num+1;
                     IF (temp_num="1010") THEN
                            temp_num:=(OTHERS => '0');
                     END IF:
              END IF:
              semnal temp<=temp num;
      END PROCESS:
       PROCESS (semnal temp)
            VARIABLE iesire temp: STD LOGIC VECTOR(6 downto 0);
       BEGIN
              CASE semnal temp IS
                     WHEN "0000"=> iesire temp:="0111111";
                     WHEN "0001"=> iesire_temp:="0000110";
                     WHEN "0010"=> iesire temp:="1011011";
                     WHEN "0011"=> iesire_temp:="1001111";
                     WHEN "0100"=> iesire_temp:="1100100";
                     WHEN "0101"=> iesire_temp:="1101101";
                     WHEN "0110"=> iesire_temp:="1111101";
                     WHEN "0111"=> iesire_temp:="0000111";
                     WHEN "1000"=> iesire temp:="1111111";
                     WHEN "1001"=> iesire temp:="1101111";
                     WHEN OTHERS=> iesire temp:="ZZZZZZZZ";
              END CASE:
              y<=iesire temp;
       END PROCESS;
end num_7seg;
```

Cele două procese pot fi văzute ca două module digitale separate. Acestea sunt legate între ele printr-un semnal denumit **semnal temp**.

Primul proces este senzitiv la semnalul de ceas și incrementează variabila **temp\_num** de fiecare dată când apare un front crescător pe **clk**. Dacă variabila **temp\_num** a ajuns la valoarea binară 1010 este automat resetă în 0000. La ieșirea din proces, semnalul **semnal\_temp** preia valoarea variabilei **temp\_num**.

Al doilea proces este asincron și este senzitiv la semnalul intern **semnal\_temp**. În acest proces, prin specificația CASE se face transformarea din codul BCD în 7 segmente. Valoarea corespunzătoare cifrei ce trebuie afișată pe display-ul cu 7 segmente este salvată în variabila **ieșire\_temp**. La ieșirea din proces, semnalul **y** preia valoarea variabilei **ieșire temp**.

**d)** Folosind limbajul VHDL să se implementeze un sumator binar pe 4 biţi, utilizând specificaţia secvenţială LOOP.

### **Solutie**

În limbajul VHDL, un sumator se poate realiza prin mai multe metode. Una dintre metode (descriere stucturală) a fost utilizată la modulul comparator pentru două numere binare, reprezentate pe patru biți, din lucrarea de laborator 2. În acel exemplu s-au utilizat specificații concurente. S-a realizat operația de comparare pentru un singur bit, după care a fost multiplicată de patru ori prin instanțierea de componente.

Soluția ce urmează prezintă o altă metodă de rezolvare (descriere comportamentală) ce utilizează specificații secvențiale. În acest caz nu mai este necesară multiplicarea sumatorului pe un singur bit (vezi cazul comparatorului), ci utilizarea repetitivă, ce are în vedere faptul că adunarea se realizează secvențial, rezultatul obținându-se bit după bit, cu folosirea transportului. Procedura de adunare utilizată este cunoscută sub denumirea Ripple Carry. Schema bloc a modului de implementare a sumatorului digital este prezentată în figura de mai jos:



Ecuațiile booleene ale celulei de sumare pe un singur bit sunt următoarele:

$$r = a \oplus b \oplus c_i$$
$$c_o = a \cdot b + c_i (a \oplus b)$$

Se constată faptul că ieșirea  $\mathbf{c_0}$  a celulei k este conectată la intrarea  $\mathbf{c_i}$  de la celula k+1 prin semnalul intern  $\mathbf{i(k+1)}$ .

Aplicând ecuațiile anterioare pentru fiecare celulă a sumatorului se obțin relațiile recurente:

$$r(k) = a(k) \oplus b(k) \oplus i(k)$$

$$c_o = i(k+1) = a(k) \cdot b(k) + i(k)(a(k) \oplus b(k))$$

pentru  $k \in [0,3]$ 

Implementarea relațiilor booleene de mai sus poate fi realizată cu specificația LOOP. Sumatorul pe 4 biți este descris prin următorul cod sursă VHDL.

```
library IEEE;
use IEEE.STD_LOGIC_1164.all;
entity sumator_loop is
        port(
                a: in STD LOGIC VECTOR(3 downto 0);
                b: in STD_LOGIC_VECTOR(3 downto 0);
                co : out STD_LOGIC;
                r: out STD LOGIC VECTOR(3 downto 0)
end sumator_loop;
architecture sumator loop of sumator loop is
begin
        process(a,b)
                                 STD_LOGIC_VECTOR(4 downto 0);
                variable i:
                                 STD_LOGIC_VECTOR(3 downto 0);
                variable rez:
        begin
                i(0):='0':
                for k in 0 to 3 loop
                        rez(k):=a(k) xor b(k) xor i(k);
                        i(k+1):=(a(k) \text{ and } b(k)) \text{ or } (i(k) \text{ and } (a(k) \text{ xor } b(k)));
                end loop;
                r \le rez;
                co \le i(4);
        end process;
end sumator loop;
```

Programul de mai sus nu utilizează specificații concurente pentru realizarea sumatorului pe patru biți. Practic, au fost utilizate două relații booleene (pentru rezultat și pentru transportul de ieșire), care au fost repetate pentru fiecare celulă de sumare elementară, plecând de la bitul cel mai puțin semnificativ.

e) Să se prezinte codul VHDL ce descrie comportamental un temporizator digital folosit pentru aprinderea alternativa a unei diode led, cu frecvența de 1Hz.

## Soluție

Ideea de realizare a temporizatorului se bazează pe utilizarea unui numărător digital. Semnalul de ceas al numărătorului este preluat de la un oscilator cu cuarț pe frecvența de 50MHz, existent pe sistemul de dezvoltare. Prin divizări repetate se poate obține un semnal cu o frecvență stabilă de 1Hz. Schema bloc de interconectare este dată în figura următoare.



Numărătorul operează cu o constantă dată de raportul dintre frecvența semnalului de intrare **clk** și o frecvență de două ori mai mare a semnalului de ieșire, conform relației de mai jos:

$$C_{div} = \frac{f_{clk}}{f_{out}} = \frac{50MHz}{2Hz} = 25 \cdot 10^{6}_{(10)} = 17D7840_{(16)}$$

Semnalul de ieșire are frecvența de 1Hz și factor de umplere de 1/2, astfel încât 0.5s este "1" logic, iar 0.5s "0" logic. Perioada de 0.5s corespunde unui semnal cu frecvența de 2Hz.



În acest caz, constanta de divizare este: 50MHz/2Hz = 25000000<sub>(10)</sub> = 17D7840<sub>(h)</sub>, număr reprezentat pe 25 de biţi.

Programul sursă VHDL este următorul:

```
architecture temporizator of temporizator is
begin
        process (clk,out led)
               variable Qint: STD LOGIC VECTOR (24 downto 0);
               variable temp: STD LOGIC;
        begin
               temp := out led;
               if (CLK'event and CLK='1') then
                        Qint:=Qint+1;
                       if (Qint=x"17D7840") THEN
                                Qint:=(others=>'0');
                                out led <= not temp;
                        end if;
                end if:
        end process;
end temporizator;
```

**f)** Se consideră un circuit format dintr-un led, o tastă si o structură FPGA conectate ca în schema de mai jos:



Butonul **sw\_user0** este conectat la linia **D1** și ledul **led0** la linia **W2** a structurii de tip FPGA. Se cere să se implementeze un modul digital în cod VHDL care la fiecare apăsare a butonului să schimbe starea ledului din aprins în stins sau invers. <u>Se va ține seama de efectele parazite introduse de contactul butonului</u>.

### **Solutie**

În mod normal, apăsarea şi relaxarea unei taste provoacă generarea unui număr nedeterminabil de impulsuri parazite care pot conduce la interpretări eronate legate de starea acesteia. În schimb, se poate aprecia timpul cât durează acest proces tranzitoriu, şi anume aproximativ 10 ms, atât pentru situația apăsării tastei cât şi la relaxarea acesteia. În limba engleză, termenul folosit pentru acest timp este *debounce time*. Evitarea efectelor parazite menționate se realizează prin folosirea de temporizări adecvate. Procedura de lucru constă în determinarea unui prim impuls apărut ca urmare a contactului făcut la tastă, așteptarea a 10 ms și reluarea testării tastei apăsate, după scurgerea acestui interval de timp. În cazul în

care se detectează menținerea contactului la tastă, decizia care se ia este "tastă apăsată" și se tratează ca atare. În caz contrar, se consideră că inițial a apărut un impuls parazit la apăsarea tastei (sau aceasta nu a fost apăsată ferm), iar decizia care se ia este "tastă neapăsată". Procedura este similară și pentru tratarea situației de relaxare a respectivei taste cu diferența dată de faptul că după trecerea intervalului de timp de așteptare menționat, se verifică starea deschisă a contactului.

În condițiile problemei propuse vom putea detecta apăsarea tastei aflate pe linia **D1** prin faptul că la apăsare semnalul de intrare devine "0" logic. Pauza de 10 ms o vom realiza prin introducerea unui modul temporizator comandat de un semnal de ceas **clk** aflat pe pinul AA12 al circuitului SPARTAN3.

```
library IEEE;
use IEEE.STD_LOGIC_1164.all;
use IEEE.STD_LOGIC_UNSIGNED.all;
entity buton_paraziti is
       port(
               a: in STD LOGIC:
               led : out STD LOGIC:
               clk: in STD_LOGIC
end buton_paraziti;
architecture buton paraziti of buton paraziti is
       signal tasta: STD_LOGIC:='1';
begin
       process (clk)
               variable Qint: STD_LOGIC_VECTOR (19 downto
0):=(others =>'0');
               variable val veche: STD LOGIC:='0';
       begin
               if (CLK'event and CLK='1') then
                       if (a xor val veche)='1' then
                               Qint:=(others=>'0');
                               val veche:=a;
                       else
                               Qint:=Qint+'1':
                               if ((Qint="00111111111111111111")
and ((val veche xor a)='0')) THEN
                                       tasta <= val_veche;
                               end if:
                       end if:
               end if;
       end process;
       process (clk)
               variable temp: std_logic:='0';
                              -14-
```

Programul este format din două procese. În primul proces este implementată testarea butonului prin tehnica descrisă anterior. Este utilizat un numărător care se resetează la fiecare apăsare sau relaxare a tastei. Dacă o tastă este apăsată sau relaxată, noua stare a acesteia diferă de cea veche și atunci se resetează contorul numărătorului. Dacă tasta ținută într-o stare mai mult de 10ms, terminarea temporizării conduce la atribuirea valorii logice a tastei la semnalul **tasta**.



Practic, semnalul **tastă** preia valoarea logică a tastei, dacă aceasta a fost menținută minimum 10ms în aceeași stare.

În al doilea proces se realizează complementarea semnalului de comandă al ledului. La tranziția pe frontul crescător al semnalului **tastă**, semnalul de ieșire este complementat prin intermediul variabilei **temp**. S-a folosit variabila **temp** care atribuie valoarea semnalului **led**, după care o returnează acestuia, dar complementată. Pentru evitarea creării unui semnal de ieșire de tip *buffer*, s-a declarat aceasta variabila asupra căruia se fac operațiile de complementare, ce se atribuie ulterior ieșirii **led**.

## IV. DESFĂŞURAREA LUCRĂRII

- 1. Se citesc informațiile prezentate anterior și se exemplifică pe calculatoarele existente:
- 2. Se vor implementa structurile propuse prin exemplele anterioare a) ... f). Implementarea se va realiza în următorii pași:
  - pentru fiecare aplicație în parte se realizează un proiect nou;
  - se introduc sursele VHDL;
  - se simulează logic proiectul;
  - se creează fișierele de constrângeri ale pinilor după schemele hardware corespunzătoare;
  - se realizează sinteza acestora;
  - se simulează modulul rezultat după sinteză;
  - se implementează proiectul;
  - se realizează simularea Post-Place & Post Route a modulului;
  - se configurează circuitul fizic.

Notă: Circuitul configurabil FPGA este de tipul 3s400fg456 cu speed grade -4

Folosindu-vă de exemplele prezentate anterior sa se rezolve următoarele probleme:

2. Să se implementeze un registru cu deplasare serială stânga (către biții cu grad mai mare de semnificație), în inel, având 8 ieșiri paralele ce acționează leduri, conform schemei de mai jos. Starea inițială a registrului este "00000001", corespunzătoare ledului de pe ieșirea 0 aprins, celelalte fiind stinse. Schimbarea stării registrului se face la apăsarea tastei SW1.



3. Să se modifice modulul anterior prin adăugarea unui semnal de intrare care să schimbe direcția de deplasare în inel, denumit **dir**. Dacă **dir=1**, deplasarea se va realiza la stânga (către biții cu grad mai mare de semnificație), iar pentru **dir=0**, deplasarea se va realiza la dreapta (către biții cu grad mai mic de semnificație). Schema electrică este următoarea:



4. Să se implementeze un numărător zecimal cu afișarea stării pe un digit având 7 segmente led în sistemul de dezvoltare după schema următoare. Numărătorul va fi acționat de tasta SW1. Soluția cerută face abstracție de fenomenul de debouncing.



- 5. Să se rezolve problema anterioară ținând seama de efectul de debouncing.
- 6. Să se realizeze un numărător reversibil, zecimal, cu afișare pe doi digiți, după schema de mai jos. Numărarea către înainte se va realiza prin apăsarea tastei SW2 (UP), iar numărarea către înapoi se va face prin apăsarea tastei SW1 (DOWN). La apăsarea tastei SW3 (RST) se va realiza aducerea la 0 a numărătorului. Se va ține seama de efectul de debouncing introdus taste.



7. Să se implementeze în limbaj VHDL un numărător digital la nivel de secundă. Referința de frecvență provine de la oscilatorul local al platformei având 50MHz. Afișarea timpului se face pe doi digiți (00 - 99). După atingerea stării finale 99 se va continua cu starea inițială 00. Schema electrică a circuitului este următoarea.



8. Să se implementeze un sumator simplu pentru doi operanzi exprimați pe 4 biți utilizând următoarea schemă:



Implementarea sumatorului se va realiza prin specificații concurente. Să se realizeze o comparație între acest sumator și cel prezentat în lucrare, din punct de vedere al vitezei de operare, respectiv al numărului blocuri logice configurabile utilizate.